A Generalized Modular Redundancy Scheme for Enhancing Fault Tolerance of Combinational Circuits
dc.contributor.author | CHIKH OUGH FERAS MOHAMMAD MOETAZ | |
dc.date | 2012 | |
dc.date.accessioned | 2022-05-18T05:40:53Z | |
dc.date.available | 2022-05-18T05:40:53Z | |
dc.degree.department | College of Computer Science and Engineering | |
dc.degree.grantor | King Fahad for Petrolem University | |
dc.description.abstract | لا تزال الأجهزة النانوية آخذة بالتقلص مع مرور الوقت، إضافة إلى تطلبها إلى جهد تشغيل أقل وترددات عمل أعلى. هذا ما جعلها أكثر عرضة للمؤثرات الخارجية وأصبح من سماتها ارتفاع معدلات الخطأ الديناميكية. لحل هذه المشكلة سنلجأ لتقنيات التكرار، فهي تستخدم على نطاق واسع في زيادة وثوقية الدارات التركيبية. وقد قمنا في بحثنا هذا بتحسين الوثوقية ضد الأخطاء اللينة (أو الديناميكية) بالاعتماد على تقنيات التكرار وعلى احتمالات الحالة على مخارج هذه الدارات. يقترح البحث مخططاً عاماً لاستخدام الوحدات المتكررة من أجل زيادة وثوقية الدارات التركيبية، وسيبحث إضافة إلى ذلك في عدة جوانب متعلقة بتطبيق هذا المخطط. ويشتمل ذلك على ثلاثة أمور: أنواع الوحدات المتكررة، تعقيد منطق التصحيح، والمقارنة بين حماية مخرج واحد لقاء حماية مخارج متعددة. سنقوم علاوة على ذلك بتطوير منهجية لتطبيق المخطط العام لاستخدام الوحدات المتكررة. ويظهر تحليل الوثوقية الذي تم إجرائه لدارات مرجعية عدة من مجموعة LGSynth91 على أن المنهجية المقترحة قادرة على تحقيق وثوقية أعلى من تلك التي يحققها تكرار الوحدات الثلاثي. وعلى العموم، فقد حققنا وفرات كبيرة في الوحدات المتكررة المضافة باستخدام المنهجية المقترحة بالإضافة إلى تحقيق الوثوقية العالية. | |
dc.identifier.other | 4482 | |
dc.identifier.uri | https://drepo.sdl.edu.sa/handle/20.500.14154/1979 | |
dc.language.iso | en | |
dc.publisher | Saudi Digital Library | |
dc.thesis.level | Master | |
dc.thesis.source | King Fahad for Petrolem University | |
dc.title | A Generalized Modular Redundancy Scheme for Enhancing Fault Tolerance of Combinational Circuits | |
dc.type | Thesis |