On the synthesis and optimization of MVL functions

dc.contributor.authorMuhammad Nayyar Hasan
dc.date1995
dc.date.accessioned2022-05-18T07:39:19Z
dc.date.available2022-05-18T07:39:19Z
dc.degree.departmentCollege of Computer Science and Engineering
dc.degree.grantorKing Fahad for Petrolem University
dc.description.abstractتسمح الدوائر ذات المنطق المتعدد القيم للإشارات بأن يكون لها أكثر من مستويين أثنين . ومن بعض مميزات الدوائر ذات المنطق المتعدد القيم في تزايد الكثافة الوظيفية وتقليل الحاجة إلى الأسلاك بين الوصلات مما يسمح للمصممين باستخدام مساحة الشريحة بشكل أكثر فعالية . في هذه الأطروحة يتم اقتراح عدة أساليب تحويل تعتمد على التجزيئ إلى عناصر لتجميع التوابع ذات المنطق المتعدد القيم وهذه الأساليب تستخدم مصفوفة عداد مطابقة لمزاوجة الدخل - الخرج مما يؤدي إلى التقليل من عمليات التبديل وبالإضافة إلى ذلك ، فإنه يتم عرض أسلوب تعيين أمثلي تكراري لحالات الخرج الثنائية لتقليل عدد العناصر الحسابية للتابع المنطقي ، وذلك لتحقيق تابع معين ذي منطق متعدد القيم . ويعتبر المصفوفات المنطقية المبرمجة (PLA) أجزاء مهمة في الأنظمة في تصميم الدوائر الرقمية المتكاملة غلى بنيتها المنتظمة ، سهولة الفحص وإمكانية التجميع المؤتمت . ويمكن استخدام المصفوفات المنطقية المبرمجة (PLAS) لتنفيذ دوائر المنطق المتعدد القيم المعقدة . وفي هذه الأطروحة يتم اقتراح بعض تراكيب المصفوفات المنطقية المبرمجة ذات المنطق المتعدد القيم والتي تستخدم وحدات تكوني من نوع ذات صيغة التيار . ويتم مقارنة التراكسب المقترحة مع بعضها البعض CMOS تبعاً لعدد التوابع التي يغطيها كل تركيب ، ولقد تم اجراء عملية محاكات لكيفية عمل تراكيب CMOS المستخدمة في بناء المصفوفة المنطقية المبرمجة للتحقق من عملها على الشكل المطلوب .
dc.identifier.other5618
dc.identifier.urihttps://drepo.sdl.edu.sa/handle/20.500.14154/2737
dc.language.isoen
dc.publisherSaudi Digital Library
dc.thesis.levelMaster
dc.thesis.sourceKing Fahad for Petrolem University
dc.titleOn the synthesis and optimization of MVL functions
dc.typeThesis

Files

Copyright owned by the Saudi Digital Library (SDL) © 2025