AN ON CHIP ALL-DIGITAL CONFIGURABLE CLOCK GENERATOR FOR ASICS' AT-SPEED TESTING

No Thumbnail Available

Date

Journal Title

Journal ISSN

Volume Title

Publisher

Saudi Digital Library

Abstract

تم تطويرطريقة منخفضة التكلفة مؤخرا لتوصيف سرعة الدوائر المتكاملة محددة التطبيقات[49] . وهذه الطريقة بحاجة لمولد تردد قابل للدمج لكي يتسنى تغير التردد المطبق عليها وقياسه. فالغرض من هذا العمل هو تنفيذ وتقييم أداء مولدات التردد الرقميه القابله للدمج مع اي تقنية باستخدام أدوات تصميم متقدمة كSynopsys و Tanner.كدليل على المفهوم تم تصميم شريحة كاملة بعدة دوائر تحت الاختباروتم ايضا تصميم دائرة مساعدة تتضمن مولد الترددات القابل للوضع. هذا العمل قدم تحليلا مكثفا للمذبذ الحلقي الرقمي (DCO) والذي يمثل جزء رئيسي لمثل هذه المولدات. ويتحقق تقييم (DCO) من خلال استكشاف باقي المذبذبات الرقمية الموجودة حاليا ومن ثم تم تحديد أنسبها لهذا المشروع. بناءا على ذلك تم اختيار مذبذب حلقي يعتمد على المكثفات لتغيير تردده والتحكم به. وبالإضافة إلى ذلك، تم تصميم مذبذب يتم السيطرة عليه رقميا لمولد الترددات على رقاقة لاختبار سرعة الدوائر المتكاملة محددة التطبيقات. ويجب أن يكون حجم الخلية ادنى ما يمكن والحد الأقصى للتردد اعلى ما يمكن مع زيادة خطية معقولة. تم تصميمه بناء على تحليلنا النظري والتحقق منه في العديد من التقنيات. تم إرسال DCO للتصنيع جنبا إلى جنب مع مولد التردد باستخدام التقنية TSMC 0.35U. لكي يتم التحقق من عمل مولد الترددات تم تصميم الدائرة الداعمة على رقاقة باربع دوائر تحت الاختبار باستخدام تقنية LFoundry 150nm وأدوات Synopsys. بالإضافة الى ذلك هذه الدائرة ستكون موصلة بمعالج خارج الشريحة (TACP) وضع خصيصا لإختبار الشريحة وتلقي وإرسال البيانات من الدائرة الداعمة التي تحتوي على الدوائر تحت الاختبار.

Description

Keywords

Citation

Endorsement

Review

Supplemented By

Referenced By

Copyright owned by the Saudi Digital Library (SDL) © 2025