Design and modeling of high speed modulo multipliers for cryptosystems

dc.contributor.authorMuhammad Yahya Imam Mahmoud
dc.date2004
dc.date.accessioned2022-05-18T05:06:25Z
dc.date.available2022-05-18T05:06:25Z
dc.degree.departmentCollege of Computer Science and Engineering
dc.degree.grantorKing Fahad for Petrolem University
dc.description.abstractأوجد التطور المتزايد في عالم الشبكات ومعالجة البيانات الحاجة لتطوير أنظمة تشفير عالية السرعة، بينما تعتمد سرعة أي نظام للتشفير على مدى صعوبة وتعقيد النظام المستخدم وعلى التقنية المستخدمة في تصنيعه . ترتكز تقنيات التشفير المعتمدة على المفتاح المعلن على عملية الضرب وباقي القسمة. تستكشف هذه الأطروحة بعض الأساليب المتبعة في تصميم ضاربة باقي القسمة عالية السرعة وتتضمن تصميم ومحاكاة نوعين منها باستخدام اللغة الوصفية لبرمجة مكونات الحاسب الآلي (VHDL) ولغة (MatLab) . بينما يعتمد تصميم الضاربة الأولى علىالمجتمع غير المتزامن ، يعتمد التصميم الآخر على المجمع الموفر للانتشار. تضمنت هذه الأطروحة نظام فحص ذاتي للضاربة الأخيرة كما تم تقييم التصميمين بناءً على تكلفة الزمن في المساحة .
dc.identifier.other4466
dc.identifier.urihttps://drepo.sdl.edu.sa/handle/20.500.14154/1672
dc.language.isoen
dc.publisherSaudi Digital Library
dc.thesis.levelMaster
dc.thesis.sourceKing Fahad for Petrolem University
dc.titleDesign and modeling of high speed modulo multipliers for cryptosystems
dc.typeThesis

Files

Copyright owned by the Saudi Digital Library (SDL) © 2025